Warning, /include/llvm/CodeGen/ValueTypes.td is written in an unsupported language. File is not indexed.
0001 //===- ValueTypes.td - ValueType definitions ---------------*- tablegen -*-===//
0002 //
0003 // Part of the LLVM Project, under the Apache License v2.0 with LLVM Exceptions.
0004 // See https://llvm.org/LICENSE.txt for license information.
0005 // SPDX-License-Identifier: Apache-2.0 WITH LLVM-exception
0006 //
0007 //===----------------------------------------------------------------------===//
0008 //
0009 // ValueTypes.td - list of ValueType instances supported by the the
0010 // CodeGen infrastructure.
0011 //
0012 //===----------------------------------------------------------------------===//
0013
0014 class ValueType<int size, int value> {
0015 string Namespace = "MVT";
0016 string LLVMName = NAME;
0017 int Size = size;
0018 int Value = value;
0019 int nElem = 1;
0020 ValueType ElementType = ?;
0021 bit isOverloaded = false;
0022 bit isInteger = false;
0023 bit isFP = false;
0024 bit isVector = false;
0025 bit isScalable = false;
0026 int NF = 0;
0027 bit isRISCVVecTuple = false;
0028 // Indicates this VT should be included in the
0029 // [FIRST_VALUETYPE,LAST_VALUETYPE] range.
0030 bit isNormalValueType = true;
0031 }
0032
0033 class VTAny<int value> : ValueType<0, value> {
0034 let isOverloaded = true;
0035 }
0036
0037 class VTInt<int size, int value>
0038 : ValueType<size, value> {
0039 let isInteger = true;
0040 }
0041
0042 class VTFP<int size, int value>
0043 : ValueType<size, value> {
0044 let isFP = true;
0045 }
0046
0047 class VTVec<int nelem, ValueType elt, int value>
0048 : ValueType<!mul(nelem, elt.Size), value> {
0049 let nElem = nelem;
0050 let ElementType = elt;
0051 let isInteger = elt.isInteger;
0052 let isFP = elt.isFP;
0053 let isVector = true;
0054 }
0055
0056 class VTScalableVec<int nelem, ValueType elt, int value>
0057 : VTVec<nelem, elt, value> {
0058 let isScalable = true;
0059 }
0060
0061 class VTVecTup<int size, int nf, ValueType dummy_elt, int value>
0062 : ValueType<size, value> {
0063 let NF = nf;
0064 let ElementType = dummy_elt;
0065 let isRISCVVecTuple = true;
0066 }
0067
0068 defset list<ValueType> ValueTypes = {
0069
0070 def OtherVT : ValueType<0, 1> { // "Other" value
0071 let LLVMName = "Other";
0072 }
0073
0074 def i1 : VTInt<1, 2>; // One bit boolean value
0075 def i2 : VTInt<2, 3>; // 2-bit integer value
0076 def i4 : VTInt<4, 4>; // 4-bit integer value
0077 def i8 : VTInt<8, 5>; // 8-bit integer value
0078 def i16 : VTInt<16, 6>; // 16-bit integer value
0079 def i32 : VTInt<32, 7>; // 32-bit integer value
0080 def i64 : VTInt<64, 8>; // 64-bit integer value
0081 def i128 : VTInt<128, 9>; // 128-bit integer value
0082
0083 def bf16 : VTFP<16, 10>; // 16-bit brain floating point value
0084 def f16 : VTFP<16, 11>; // 16-bit floating point value
0085 def f32 : VTFP<32, 12>; // 32-bit floating point value
0086 def f64 : VTFP<64, 13>; // 64-bit floating point value
0087 def f80 : VTFP<80, 14>; // 80-bit floating point value
0088 def f128 : VTFP<128, 15>; // 128-bit floating point value
0089 def ppcf128 : VTFP<128, 16>; // PPC 128-bit floating point value
0090
0091 def v1i1 : VTVec<1, i1, 17>; // 1 x i1 vector value
0092 def v2i1 : VTVec<2, i1, 18>; // 2 x i1 vector value
0093 def v3i1 : VTVec<3, i1, 19>; // 3 x i1 vector value
0094 def v4i1 : VTVec<4, i1, 20>; // 4 x i1 vector value
0095 def v8i1 : VTVec<8, i1, 21>; // 8 x i1 vector value
0096 def v16i1 : VTVec<16, i1, 22>; // 16 x i1 vector value
0097 def v32i1 : VTVec<32, i1, 23>; // 32 x i1 vector value
0098 def v64i1 : VTVec<64, i1, 24>; // 64 x i1 vector value
0099 def v128i1 : VTVec<128, i1, 25>; // 128 x i1 vector value
0100 def v256i1 : VTVec<256, i1, 26>; // 256 x i1 vector value
0101 def v512i1 : VTVec<512, i1, 27>; // 512 x i1 vector value
0102 def v1024i1 : VTVec<1024, i1, 28>; // 1024 x i1 vector value
0103 def v2048i1 : VTVec<2048, i1, 29>; // 2048 x i1 vector value
0104
0105 def v128i2 : VTVec<128, i2, 30>; // 128 x i2 vector value
0106 def v256i2 : VTVec<256, i2, 31>; // 256 x i2 vector value
0107
0108 def v64i4 : VTVec<64, i4, 32>; // 64 x i4 vector value
0109 def v128i4 : VTVec<128, i4, 33>; // 128 x i4 vector value
0110
0111 def v1i8 : VTVec<1, i8, 34>; // 1 x i8 vector value
0112 def v2i8 : VTVec<2, i8, 35>; // 2 x i8 vector value
0113 def v3i8 : VTVec<3, i8, 36>; // 3 x i8 vector value
0114 def v4i8 : VTVec<4, i8, 37>; // 4 x i8 vector value
0115 def v8i8 : VTVec<8, i8, 38>; // 8 x i8 vector value
0116 def v16i8 : VTVec<16, i8, 39>; // 16 x i8 vector value
0117 def v32i8 : VTVec<32, i8, 40>; // 32 x i8 vector value
0118 def v64i8 : VTVec<64, i8, 41>; // 64 x i8 vector value
0119 def v128i8 : VTVec<128, i8, 42>; // 128 x i8 vector value
0120 def v256i8 : VTVec<256, i8, 43>; // 256 x i8 vector value
0121 def v512i8 : VTVec<512, i8, 44>; // 512 x i8 vector value
0122 def v1024i8 : VTVec<1024, i8, 45>; // 1024 x i8 vector value
0123
0124 def v1i16 : VTVec<1, i16, 46>; // 1 x i16 vector value
0125 def v2i16 : VTVec<2, i16, 47>; // 2 x i16 vector value
0126 def v3i16 : VTVec<3, i16, 48>; // 3 x i16 vector value
0127 def v4i16 : VTVec<4, i16, 49>; // 4 x i16 vector value
0128 def v8i16 : VTVec<8, i16, 50>; // 8 x i16 vector value
0129 def v16i16 : VTVec<16, i16, 51>; // 16 x i16 vector value
0130 def v32i16 : VTVec<32, i16, 52>; // 32 x i16 vector value
0131 def v64i16 : VTVec<64, i16, 53>; // 64 x i16 vector value
0132 def v128i16 : VTVec<128, i16, 54>; // 128 x i16 vector value
0133 def v256i16 : VTVec<256, i16, 55>; // 256 x i16 vector value
0134 def v512i16 : VTVec<512, i16, 56>; // 512 x i16 vector value
0135
0136 def v1i32 : VTVec<1, i32, 57>; // 1 x i32 vector value
0137 def v2i32 : VTVec<2, i32, 58>; // 2 x i32 vector value
0138 def v3i32 : VTVec<3, i32, 59>; // 3 x i32 vector value
0139 def v4i32 : VTVec<4, i32, 60>; // 4 x i32 vector value
0140 def v5i32 : VTVec<5, i32, 61>; // 5 x i32 vector value
0141 def v6i32 : VTVec<6, i32, 62>; // 6 x f32 vector value
0142 def v7i32 : VTVec<7, i32, 63>; // 7 x f32 vector value
0143 def v8i32 : VTVec<8, i32, 64>; // 8 x i32 vector value
0144 def v9i32 : VTVec<9, i32, 65>; // 9 x i32 vector value
0145 def v10i32 : VTVec<10, i32, 66>; // 10 x i32 vector value
0146 def v11i32 : VTVec<11, i32, 67>; // 11 x i32 vector value
0147 def v12i32 : VTVec<12, i32, 68>; // 12 x i32 vector value
0148 def v16i32 : VTVec<16, i32, 69>; // 16 x i32 vector value
0149 def v32i32 : VTVec<32, i32, 70>; // 32 x i32 vector value
0150 def v64i32 : VTVec<64, i32, 71>; // 64 x i32 vector value
0151 def v128i32 : VTVec<128, i32, 72>; // 128 x i32 vector value
0152 def v256i32 : VTVec<256, i32, 73>; // 256 x i32 vector value
0153 def v512i32 : VTVec<512, i32, 74>; // 512 x i32 vector value
0154 def v1024i32 : VTVec<1024, i32, 75>; // 1024 x i32 vector value
0155 def v2048i32 : VTVec<2048, i32, 76>; // 2048 x i32 vector value
0156
0157 def v1i64 : VTVec<1, i64, 77>; // 1 x i64 vector value
0158 def v2i64 : VTVec<2, i64, 78>; // 2 x i64 vector value
0159 def v3i64 : VTVec<3, i64, 79>; // 3 x i64 vector value
0160 def v4i64 : VTVec<4, i64, 80>; // 4 x i64 vector value
0161 def v8i64 : VTVec<8, i64, 81>; // 8 x i64 vector value
0162 def v16i64 : VTVec<16, i64, 82>; // 16 x i64 vector value
0163 def v32i64 : VTVec<32, i64, 83>; // 32 x i64 vector value
0164 def v64i64 : VTVec<64, i64, 84>; // 64 x i64 vector value
0165 def v128i64 : VTVec<128, i64, 85>; // 128 x i64 vector value
0166 def v256i64 : VTVec<256, i64, 86>; // 256 x i64 vector value
0167
0168 def v1i128 : VTVec<1, i128, 87>; // 1 x i128 vector value
0169
0170 def v1f16 : VTVec<1, f16, 88>; // 1 x f16 vector value
0171 def v2f16 : VTVec<2, f16, 89>; // 2 x f16 vector value
0172 def v3f16 : VTVec<3, f16, 90>; // 3 x f16 vector value
0173 def v4f16 : VTVec<4, f16, 91>; // 4 x f16 vector value
0174 def v8f16 : VTVec<8, f16, 92>; // 8 x f16 vector value
0175 def v16f16 : VTVec<16, f16, 93>; // 16 x f16 vector value
0176 def v32f16 : VTVec<32, f16, 94>; // 32 x f16 vector value
0177 def v64f16 : VTVec<64, f16, 95>; // 64 x f16 vector value
0178 def v128f16 : VTVec<128, f16, 96>; // 128 x f16 vector value
0179 def v256f16 : VTVec<256, f16, 97>; // 256 x f16 vector value
0180 def v512f16 : VTVec<512, f16, 98>; // 512 x f16 vector value
0181
0182 def v1bf16 : VTVec<1, bf16, 99>; // 1 x bf16 vector value
0183 def v2bf16 : VTVec<2, bf16, 100>; // 2 x bf16 vector value
0184 def v3bf16 : VTVec<3, bf16, 101>; // 3 x bf16 vector value
0185 def v4bf16 : VTVec<4, bf16, 102>; // 4 x bf16 vector value
0186 def v8bf16 : VTVec<8, bf16, 103>; // 8 x bf16 vector value
0187 def v16bf16 : VTVec<16, bf16, 104>; // 16 x bf16 vector value
0188 def v32bf16 : VTVec<32, bf16, 105>; // 32 x bf16 vector value
0189 def v64bf16 : VTVec<64, bf16, 106>; // 64 x bf16 vector value
0190 def v128bf16 : VTVec<128, bf16, 107>; // 128 x bf16 vector value
0191
0192 def v1f32 : VTVec<1, f32, 108>; // 1 x f32 vector value
0193 def v2f32 : VTVec<2, f32, 109>; // 2 x f32 vector value
0194 def v3f32 : VTVec<3, f32, 110>; // 3 x f32 vector value
0195 def v4f32 : VTVec<4, f32, 111>; // 4 x f32 vector value
0196 def v5f32 : VTVec<5, f32, 112>; // 5 x f32 vector value
0197 def v6f32 : VTVec<6, f32, 113>; // 6 x f32 vector value
0198 def v7f32 : VTVec<7, f32, 114>; // 7 x f32 vector value
0199 def v8f32 : VTVec<8, f32, 115>; // 8 x f32 vector value
0200 def v9f32 : VTVec<9, f32, 116>; // 9 x f32 vector value
0201 def v10f32 : VTVec<10, f32, 117>; // 10 x f32 vector value
0202 def v11f32 : VTVec<11, f32, 118>; // 11 x f32 vector value
0203 def v12f32 : VTVec<12, f32, 119>; // 12 x f32 vector value
0204 def v16f32 : VTVec<16, f32, 120>; // 16 x f32 vector value
0205 def v32f32 : VTVec<32, f32, 121>; // 32 x f32 vector value
0206 def v64f32 : VTVec<64, f32, 122>; // 64 x f32 vector value
0207 def v128f32 : VTVec<128, f32, 123>; // 128 x f32 vector value
0208 def v256f32 : VTVec<256, f32, 124>; // 256 x f32 vector value
0209 def v512f32 : VTVec<512, f32, 125>; // 512 x f32 vector value
0210 def v1024f32 : VTVec<1024, f32, 126>; // 1024 x f32 vector value
0211 def v2048f32 : VTVec<2048, f32, 127>; // 2048 x f32 vector value
0212
0213 def v1f64 : VTVec<1, f64, 128>; // 1 x f64 vector value
0214 def v2f64 : VTVec<2, f64, 129>; // 2 x f64 vector value
0215 def v3f64 : VTVec<3, f64, 130>; // 3 x f64 vector value
0216 def v4f64 : VTVec<4, f64, 131>; // 4 x f64 vector value
0217 def v8f64 : VTVec<8, f64, 132>; // 8 x f64 vector value
0218 def v16f64 : VTVec<16, f64, 133>; // 16 x f64 vector value
0219 def v32f64 : VTVec<32, f64, 134>; // 32 x f64 vector value
0220 def v64f64 : VTVec<64, f64, 135>; // 64 x f64 vector value
0221 def v128f64 : VTVec<128, f64, 136>; // 128 x f64 vector value
0222 def v256f64 : VTVec<256, f64, 137>; // 256 x f64 vector value
0223
0224 def nxv1i1 : VTScalableVec<1, i1, 138>; // n x 1 x i1 vector value
0225 def nxv2i1 : VTScalableVec<2, i1, 139>; // n x 2 x i1 vector value
0226 def nxv4i1 : VTScalableVec<4, i1, 140>; // n x 4 x i1 vector value
0227 def nxv8i1 : VTScalableVec<8, i1, 141>; // n x 8 x i1 vector value
0228 def nxv16i1 : VTScalableVec<16, i1, 142>; // n x 16 x i1 vector value
0229 def nxv32i1 : VTScalableVec<32, i1, 143>; // n x 32 x i1 vector value
0230 def nxv64i1 : VTScalableVec<64, i1, 144>; // n x 64 x i1 vector value
0231
0232 def nxv1i8 : VTScalableVec<1, i8, 145>; // n x 1 x i8 vector value
0233 def nxv2i8 : VTScalableVec<2, i8, 146>; // n x 2 x i8 vector value
0234 def nxv4i8 : VTScalableVec<4, i8, 147>; // n x 4 x i8 vector value
0235 def nxv8i8 : VTScalableVec<8, i8, 148>; // n x 8 x i8 vector value
0236 def nxv16i8 : VTScalableVec<16, i8, 149>; // n x 16 x i8 vector value
0237 def nxv32i8 : VTScalableVec<32, i8, 150>; // n x 32 x i8 vector value
0238 def nxv64i8 : VTScalableVec<64, i8, 151>; // n x 64 x i8 vector value
0239
0240 def nxv1i16 : VTScalableVec<1, i16, 152>; // n x 1 x i16 vector value
0241 def nxv2i16 : VTScalableVec<2, i16, 153>; // n x 2 x i16 vector value
0242 def nxv4i16 : VTScalableVec<4, i16, 154>; // n x 4 x i16 vector value
0243 def nxv8i16 : VTScalableVec<8, i16, 155>; // n x 8 x i16 vector value
0244 def nxv16i16 : VTScalableVec<16, i16, 156>; // n x 16 x i16 vector value
0245 def nxv32i16 : VTScalableVec<32, i16, 157>; // n x 32 x i16 vector value
0246
0247 def nxv1i32 : VTScalableVec<1, i32, 158>; // n x 1 x i32 vector value
0248 def nxv2i32 : VTScalableVec<2, i32, 159>; // n x 2 x i32 vector value
0249 def nxv4i32 : VTScalableVec<4, i32, 160>; // n x 4 x i32 vector value
0250 def nxv8i32 : VTScalableVec<8, i32, 161>; // n x 8 x i32 vector value
0251 def nxv16i32 : VTScalableVec<16, i32, 162>; // n x 16 x i32 vector value
0252 def nxv32i32 : VTScalableVec<32, i32, 163>; // n x 32 x i32 vector value
0253
0254 def nxv1i64 : VTScalableVec<1, i64, 164>; // n x 1 x i64 vector value
0255 def nxv2i64 : VTScalableVec<2, i64, 165>; // n x 2 x i64 vector value
0256 def nxv4i64 : VTScalableVec<4, i64, 166>; // n x 4 x i64 vector value
0257 def nxv8i64 : VTScalableVec<8, i64, 167>; // n x 8 x i64 vector value
0258 def nxv16i64 : VTScalableVec<16, i64, 168>; // n x 16 x i64 vector value
0259 def nxv32i64 : VTScalableVec<32, i64, 169>; // n x 32 x i64 vector value
0260
0261 def nxv1f16 : VTScalableVec<1, f16, 170>; // n x 1 x f16 vector value
0262 def nxv2f16 : VTScalableVec<2, f16, 171>; // n x 2 x f16 vector value
0263 def nxv4f16 : VTScalableVec<4, f16, 172>; // n x 4 x f16 vector value
0264 def nxv8f16 : VTScalableVec<8, f16, 173>; // n x 8 x f16 vector value
0265 def nxv16f16 : VTScalableVec<16, f16, 174>; // n x 16 x f16 vector value
0266 def nxv32f16 : VTScalableVec<32, f16, 175>; // n x 32 x f16 vector value
0267
0268 def nxv1bf16 : VTScalableVec<1, bf16, 176>; // n x 1 x bf16 vector value
0269 def nxv2bf16 : VTScalableVec<2, bf16, 177>; // n x 2 x bf16 vector value
0270 def nxv4bf16 : VTScalableVec<4, bf16, 178>; // n x 4 x bf16 vector value
0271 def nxv8bf16 : VTScalableVec<8, bf16, 179>; // n x 8 x bf16 vector value
0272 def nxv16bf16 : VTScalableVec<16, bf16, 180>; // n x 16 x bf16 vector value
0273 def nxv32bf16 : VTScalableVec<32, bf16, 181>; // n x 32 x bf16 vector value
0274
0275 def nxv1f32 : VTScalableVec<1, f32, 182>; // n x 1 x f32 vector value
0276 def nxv2f32 : VTScalableVec<2, f32, 183>; // n x 2 x f32 vector value
0277 def nxv4f32 : VTScalableVec<4, f32, 184>; // n x 4 x f32 vector value
0278 def nxv8f32 : VTScalableVec<8, f32, 185>; // n x 8 x f32 vector value
0279 def nxv16f32 : VTScalableVec<16, f32, 186>; // n x 16 x f32 vector value
0280
0281 def nxv1f64 : VTScalableVec<1, f64, 187>; // n x 1 x f64 vector value
0282 def nxv2f64 : VTScalableVec<2, f64, 188>; // n x 2 x f64 vector value
0283 def nxv4f64 : VTScalableVec<4, f64, 189>; // n x 4 x f64 vector value
0284 def nxv8f64 : VTScalableVec<8, f64, 190>; // n x 8 x f64 vector value
0285
0286 // Sz = NF * MinNumElts * 8(bits)
0287 def riscv_nxv1i8x2 : VTVecTup<16, 2, i8, 191>; // RISCV vector tuple(min_num_elts=1, nf=2)
0288 def riscv_nxv1i8x3 : VTVecTup<24, 3, i8, 192>; // RISCV vector tuple(min_num_elts=1, nf=3)
0289 def riscv_nxv1i8x4 : VTVecTup<32, 4, i8, 193>; // RISCV vector tuple(min_num_elts=1, nf=4)
0290 def riscv_nxv1i8x5 : VTVecTup<40, 5, i8, 194>; // RISCV vector tuple(min_num_elts=1, nf=5)
0291 def riscv_nxv1i8x6 : VTVecTup<48, 6, i8, 195>; // RISCV vector tuple(min_num_elts=1, nf=6)
0292 def riscv_nxv1i8x7 : VTVecTup<56, 7, i8, 196>; // RISCV vector tuple(min_num_elts=1, nf=7)
0293 def riscv_nxv1i8x8 : VTVecTup<64, 8, i8, 197>; // RISCV vector tuple(min_num_elts=1, nf=8)
0294 def riscv_nxv2i8x2 : VTVecTup<32, 2, i8, 198>; // RISCV vector tuple(min_num_elts=2, nf=2)
0295 def riscv_nxv2i8x3 : VTVecTup<48, 3, i8, 199>; // RISCV vector tuple(min_num_elts=2, nf=3)
0296 def riscv_nxv2i8x4 : VTVecTup<64, 4, i8, 200>; // RISCV vector tuple(min_num_elts=2, nf=4)
0297 def riscv_nxv2i8x5 : VTVecTup<80, 5, i8, 201>; // RISCV vector tuple(min_num_elts=2, nf=5)
0298 def riscv_nxv2i8x6 : VTVecTup<96, 6, i8, 202>; // RISCV vector tuple(min_num_elts=2, nf=6)
0299 def riscv_nxv2i8x7 : VTVecTup<112, 7, i8, 203>; // RISCV vector tuple(min_num_elts=2, nf=7)
0300 def riscv_nxv2i8x8 : VTVecTup<128, 8, i8, 204>; // RISCV vector tuple(min_num_elts=2, nf=8)
0301 def riscv_nxv4i8x2 : VTVecTup<64, 2, i8, 205>; // RISCV vector tuple(min_num_elts=4, nf=2)
0302 def riscv_nxv4i8x3 : VTVecTup<96, 3, i8, 206>; // RISCV vector tuple(min_num_elts=4, nf=3)
0303 def riscv_nxv4i8x4 : VTVecTup<128, 4, i8, 207>; // RISCV vector tuple(min_num_elts=4, nf=4)
0304 def riscv_nxv4i8x5 : VTVecTup<160, 5, i8, 208>; // RISCV vector tuple(min_num_elts=4, nf=5)
0305 def riscv_nxv4i8x6 : VTVecTup<192, 6, i8, 209>; // RISCV vector tuple(min_num_elts=4, nf=6)
0306 def riscv_nxv4i8x7 : VTVecTup<224, 7, i8, 210>; // RISCV vector tuple(min_num_elts=4, nf=7)
0307 def riscv_nxv4i8x8 : VTVecTup<256, 8, i8, 211>; // RISCV vector tuple(min_num_elts=4, nf=8)
0308 def riscv_nxv8i8x2 : VTVecTup<128, 2, i8, 212>; // RISCV vector tuple(min_num_elts=8, nf=2)
0309 def riscv_nxv8i8x3 : VTVecTup<192, 3, i8, 213>; // RISCV vector tuple(min_num_elts=8, nf=3)
0310 def riscv_nxv8i8x4 : VTVecTup<256, 4, i8, 214>; // RISCV vector tuple(min_num_elts=8, nf=4)
0311 def riscv_nxv8i8x5 : VTVecTup<320, 5, i8, 215>; // RISCV vector tuple(min_num_elts=8, nf=5)
0312 def riscv_nxv8i8x6 : VTVecTup<384, 6, i8, 216>; // RISCV vector tuple(min_num_elts=8, nf=6)
0313 def riscv_nxv8i8x7 : VTVecTup<448, 7, i8, 217>; // RISCV vector tuple(min_num_elts=8, nf=7)
0314 def riscv_nxv8i8x8 : VTVecTup<512, 8, i8, 218>; // RISCV vector tuple(min_num_elts=8, nf=8)
0315 def riscv_nxv16i8x2 : VTVecTup<256, 2, i8, 219>; // RISCV vector tuple(min_num_elts=16, nf=2)
0316 def riscv_nxv16i8x3 : VTVecTup<384, 3, i8, 220>; // RISCV vector tuple(min_num_elts=16, nf=3)
0317 def riscv_nxv16i8x4 : VTVecTup<512, 4, i8, 221>; // RISCV vector tuple(min_num_elts=16, nf=4)
0318 def riscv_nxv32i8x2 : VTVecTup<512, 2, i8, 222>; // RISCV vector tuple(min_num_elts=32, nf=2)
0319
0320 def x86mmx : ValueType<64, 223>; // X86 MMX value
0321 def Glue : ValueType<0, 224>; // Pre-RA sched glue
0322 def isVoid : ValueType<0, 225>; // Produces no value
0323 def untyped : ValueType<8, 226> { // Produces an untyped value
0324 let LLVMName = "Untyped";
0325 }
0326 def funcref : ValueType<0, 227>; // WebAssembly's funcref type
0327 def externref : ValueType<0, 228>; // WebAssembly's externref type
0328 def exnref : ValueType<0, 229>; // WebAssembly's exnref type
0329 def x86amx : ValueType<8192, 230>; // X86 AMX value
0330 def i64x8 : ValueType<512, 231>; // 8 Consecutive GPRs (AArch64)
0331 def aarch64svcount
0332 : ValueType<16, 232>; // AArch64 predicate-as-counter
0333 def spirvbuiltin : ValueType<0, 233>; // SPIR-V's builtin type
0334
0335 let isNormalValueType = false in {
0336 def token : ValueType<0, 504>; // TokenTy
0337 def MetadataVT : ValueType<0, 505> { // Metadata
0338 let LLVMName = "Metadata";
0339 }
0340
0341 // Pseudo valuetype to represent "pointer to any address space"
0342 // Should only be used in TableGen.
0343 def pAny : VTAny<506>;
0344
0345 // Pseudo valuetype to represent "vector of any size"
0346 // Should only be used in TableGen.
0347 def vAny : VTAny<507>;
0348
0349 // Pseudo valuetype to represent "float of any format"
0350 // Should only be used in TableGen.
0351 def fAny : VTAny<508>;
0352
0353 // Pseudo valuetype to represent "integer of any bit width"
0354 // Should only be used in TableGen.
0355 def iAny : VTAny<509>;
0356
0357 // Pseudo valuetype mapped to the current pointer size.
0358 // Should only be used in TableGen.
0359 def iPTR : ValueType<0, 510>;
0360
0361 // Pseudo valuetype to represent "any type of any size".
0362 // Should only be used in TableGen.
0363 def Any : VTAny<511>;
0364
0365 } // isNormalValueType = false
0366
0367 } // end defset ValueTypes
0368
0369 /// This class is for targets that want to use pointer types in patterns
0370 /// with the GlobalISelEmitter. Targets must define their own pointer
0371 /// derived from this class. The scalar argument should be an
0372 /// integer type with the same bit size as the pointer.
0373 /// e.g. def p0 : PtrValueType <i64, 0>;
0374
0375 class PtrValueType <ValueType scalar, int addrspace> :
0376 ValueType<scalar.Size, scalar.Value> {
0377 int AddrSpace = addrspace;
0378 }